Abstract

The phase‑locked loop (PLL) is an integral part of many electronic products in modern electronics and radio engineering, which is used to form and process analog and digital signals. One of the non‑standard applications of the PLL circuit is to implement an analog voltage‑to‑pulse converter. This application of the PLL circuit allows you to create an analog‑to‑digital converter (ADC) with high resolution, and the implementation features of the PLL circuit can provide a number of advantages, such as high noise immunity, compensation for the errors of passive elements, operation in a wide temperature range, etc. The accuracy of the conversion in such a device depends on both the separately designed blocks of the PLL circuit and the parameters of the system as a whole. The paper discusses the implementation of a digital frequency‑phase detector (FFD) operating in the range from 0 to 2p. The basis of his work is the method of frequency‑phase detection, which reduces the time of transients in the PLL circuit, and also eliminates the detection of coherent and multiple frequencies of the reference signal.

Highlights

  • Контур фазовой автоподстройки частоты (ФАПЧ) является неотъемлемой частью многих электронных изделий в современной электронике и радиотехнике, который применяется для формирования и обработки аналоговых и цифровых сигналов

  • One of the non-standard applications of the phase-locked loop (PLL) circuit is to implement an analog voltage-to-pulse converter. This application of the PLL circuit allows you to create an analog-to-digital converter (ADC) with high resolution, and the implementation features of the PLL circuit can provide a number of advantages, such as high noise immunity, compensation for the errors of passive elements, operation in a wide temperature range, etc

  • The basis of his work is the method of frequency-phase detection, which reduces the time of transients in the PLL circuit, and eliminates the detection of coherent and multiple frequencies of the reference signal

Read more

Summary

КОНТУРА ФАЗОВОЙ АВТОПОДСТРОЙКИ

Контур фазовой автоподстройки частоты (ФАПЧ) является неотъемлемой частью многих электронных изделий в современной электронике и радиотехнике, который применяется для формирования и обработки аналоговых и цифровых сигналов. Блок-схема контура фазовой автоподстройки частоты: F1, F0 – входы частотно-фазового детектора (ЧФД); Tх – выход; ФНЧ – фильтр нижних частот; ГУН – генератор, управляемый напряжением; FГУН – выходной сигнал ГУН выходным сигналом в устройствах с ФАПЧ является частота. Если в начальный момент времени частота де‐ тектируемого сигнала F0 превысит частоту сигнала F1 в два и более раз, то на выходе Тх и Q1 будет сформирован логический «0», а на выходе Q0 – ло‐ гическая «1», – ЧФД находится в режиме детекти‐ рования частот. Первый фронт сигнала F1 сформирует на выходе Q0 логический «0», второй фронт сигнала F1 сформирует на выходе Tх логи‐ ческую «1», что приведет к режиму детектирования фаз входных сигналов F0 и F1 Стрелками отмечена зависимость переключения выходных сигналов от детектирования передних фронтов входных сигналов F0, F1

Частоты Фазы
СПИСОК ЛИТЕРАТУРЫ
ИНФОРМАЦИЯ ОБ АВТОРЕ
Full Text
Paper version not known

Talk to us

Join us for a 30 min session where you can share your feedback and ask us any queries you have

Schedule a call

Disclaimer: All third-party content on this website/platform is and will remain the property of their respective owners and is provided on "as is" basis without any warranties, express or implied. Use of third-party content does not indicate any affiliation, sponsorship with or endorsement by them. Any references to third-party content is to identify the corresponding services and shall be considered fair use under The CopyrightLaw.