Abstract

Este trabalho apresenta uma técnica eficiente para a estimação da frequência em Sistemas Elétricos de Potência (SEPs) baseada em Algoritmos Genéticos (AGs). A estimação da frequência de um sinal elétrico é modelada como um problema de otimização. A motivação do uso de AGs nesta abordagem é a sua intrínseca robustez ao ruído presente nos sinais. O AG proposto é implementado em um dispositivo FPGA (Field-Programmable Gate Array) e 0 procedimento de estimação da frequência é realizado em tempo real. Isto é possível devido: (a) ao paralelismo implícito dos FPGAs no processamento das instruções, (b) a escolha de operadores apropriados dos AGs para explorar este paralelismo e (c) a determinação da arquitetura do circuito para FPGA que paraleliza o AG, assegurando um desempenho satisfatório. Para a avaliação do desempenho da metodologia proposta, um SEP com condições de operação típicas foi modelado através do software ATP (Alternative Transients Program). Os sinais gerados deste sistema foram processados pela abordagem AG/FPGA proposta, sendo as respostas decorrentes da mesma comparada às respostas de um relé comercial. Resultados bastante promissores foram alcançados com a metodologia proposta.

Full Text
Paper version not known

Talk to us

Join us for a 30 min session where you can share your feedback and ask us any queries you have

Schedule a call

Disclaimer: All third-party content on this website/platform is and will remain the property of their respective owners and is provided on "as is" basis without any warranties, express or implied. Use of third-party content does not indicate any affiliation, sponsorship with or endorsement by them. Any references to third-party content is to identify the corresponding services and shall be considered fair use under The CopyrightLaw.