Abstract

본 논문에서는 상용 65 n CMOS 공정을 이용하여 100~110 GHz에서 동작하는 저잡음 증폭기와 커플러를 구현하였다. 제작된 LNA는 3단 공통 소스 FET로 구성되었다. 단위 공통 소스 셀의 높은 이득 특성을 얻기 위해 이를 고려한 레이아웃을 하였다. 또한, 저잡음 특성과 충분한 이득을 얻기 위해 성능을 최적화시켰다. 커플러는 CMOS 공정의 multimetal을 이용한 broadside 커플러로 구성하였다. Density rule을 만족시키기 위한 metal strip을 사용해 이에 의한 영향을 고려해 커플러 동작이 가능하도록 설계하였다. 제작된 저잡음 증폭기의 측정 결과, 100 GHz에서 5.64 dB, 110 GHz에서 6.39 dB의 이득과 10 % 이상의 3-dB 대역폭, 11.66 dB의 잡음 지수를 얻었다. 커플러는 100~110 GHz 대역에서 2~3 dB의 삽입 손실, 1 dB 이하의 magnitude mismatch와 <TEX>$5^{\circ}$</TEX> 이하의 phase mismatch를 얻었다. In this paper, a 100~110 GHz LNA and A coupler using standard 65 n CMOS process is presented. The LNA consists of three common source FET stages. A few layout types are considered to get high gain characteristic of unit common source cell. Also, optimized performance to achieve low noise characteristic and enough gain. Coupler is composed of broadside coupler using multimetal in CMOS fabrication. In the coupler, the metal strip to meet density rule is used, and the coupler is designed with consideration of the metal strip to function properly. Gain of fabricated LNA is 5.64 dB at 100 GHz and 6.39 dB at 110 GHz. Bandwidth is over 10 % and noise figure is 11.66 dB at 100 GHz. Fabricated coupler has shown insertion loss of 2~3 dB at 100~110 GHz band. Magnitude mismatch of coupler is below 1 dB and phase mismatch of coupler is below <TEX>$5^{\circ}$</TEX>.

Talk to us

Join us for a 30 min session where you can share your feedback and ask us any queries you have

Schedule a call

Disclaimer: All third-party content on this website/platform is and will remain the property of their respective owners and is provided on "as is" basis without any warranties, express or implied. Use of third-party content does not indicate any affiliation, sponsorship with or endorsement by them. Any references to third-party content is to identify the corresponding services and shall be considered fair use under The CopyrightLaw.