Abstract

본 논문은 전력품질 향상을 목적으로 VSC의 새로운 제어 기법의 디자인에 대하여 기술하였다. 전압강하의 빠른 검출 기술은 동기 회전 dㆍq-기준축에서 순시값의 검출을 통해서 구현되었다. 1차 디지털 필터는 노이즈에 대하여 둔감한 특성을 막을 수 있는 검출 알고리즘을 부가하였다. 필터의 전체 검출과 컷오프 주파수 사이에서 관계에 대하여 기술하였다. 에너지 저장 요소로서 사용되는 캐패시터 뱅크의 사이즈는 회로 해석으로서 입ㆍ출력 에너지의 관점에서 디자인 되었다. 마지막으로, 제안된 기법의 유효성은 모의실험을 통하여 증명되었다.

Full Text
Published version (Free)

Talk to us

Join us for a 30 min session where you can share your feedback and ask us any queries you have

Schedule a call